Android

AMD smanjiti brzinu sata u 12 jezgrama

Why do we sleep? | Russell Foster

Why do we sleep? | Russell Foster
Anonim

Predstojeći 12-jezgreni čipovi za napredne mikro uređaje privući će istu snagu kao i postojeći šestosredni čipovi, ali će imati smanjenu brzinu sata, objavio je u ponedjeljak službenik tvrtke.

Predstojeće 12-jezgrene poslužiteljske čipove, nazvane Magny-Cours, stavile su dvije čete s šest čipsa u jedan paket. Isti silicij koristi se u postojećim šestosrednim čipovima, imenom Istanbul, koji su dio Opteron linije poslužiteljskih procesora. AMD je dizajnirao čipove Magny-Coursa kako bi privukao istu snagu kao i Istanbulski čipovi, rekao je Pat Conway, član AMD-ovog tehničkog osoblja, u prezentaciji na konferenciji Hot Chips na Sveučilištu Stanford.

Odgovor na pitanje publike o tome kako Magny- Cours, s dva čipa, koristi istu snagu kao i jedan Istanbul čip, Conway je rekao da AMD smanjuje satne brzine Magny-Coursa i dodao da se dodaju značajke upravljanja energijom.

Međutim, Conway se odbio komentirati potencijalne brzine od 12-jezgrenih čipova kao odgovor na pitanje. "To je detalj koji ćemo spremiti za pokretanje proizvoda", rekao je Conway. Čipovi su namijenjeni poslužiteljima i trebaju se isporučiti u prvom tromjesečju 2010.

Čip makeri poput Intel i AMD vratili su se na dodavanje jezgara kako bi poboljšao performanse čipova ranije tijekom desetljeća, budući da je pokretanje brzine sata dovelo do prekomjerne disipacije topline i potrošnja energije

Iako će satne frekvencije padati, čipovi Magny-Cours pakirat će više performansi u usporedbi s postojećim Opteron čipovima, rekao je Conway. Veća predmemorija i povećane jezgre će poslužitelje učiniti bržim, rekao je Conway. Na primjer, poslužitelj će moći brže izvršavati zadatke u virtualiziranim okruženjima s većim brojem jezgri, što omogućava poslužiteljima da ugostuju veći broj virtualnih strojeva.

Conway je također govorio o finijim pojedinostima u čipu Magny-Cours. Dva šesteročana žetona povezana su s četiri prekomjerna povezanost i usmjerena su na poslužitelje s dvije ili četiri čašice, rekao je Conway. Uključuje ukupno 12MB L3 predmemorije, s tim da svaka jezgra podržava 512KB L2 cachea.

AMD također radi na novom xd-chip arhitekturi pod nazivom Buldožer. Arhitektura će se koristiti u čipovima proizvedenim koristeći 32-nm proces u 2011. Tvrtka je zakazala 16-jezgreni čip s imenom Interlagos za puštanje u 2011. godini.